Análise Comparativa Entre Linguagens de Descrição de Hardware: Verilog e VHDL

Autori

  • Janailson Maciel de Queiroz Universidade Federal Rural do Semi-Árido – UFERSA – Pau dos Ferros – RN - Brasil
  • Ernano Arrais Júnior Universidade Federal Rural do Semi-Árido – UFERSA – Pau dos Ferros – RN - Brasi

Abstract

Com a complexidade dos circuitos integrados modernos, as linguagens de descrição de hardware (Hardware Description Language - HDL) se tornaram extremamente importantes como ferramentas no desenvolvimento e prototipagem de projetos eletrônicos. Elas têm como principal utilidade descrever o comportamento e a estrutura de um hardware. Dentre elas as mais conhecidas e utilizadas são Verilog e VHDL. E não há um consenso sobre qual dessas duas HDLs é a melhor, logo esse trabalho, a partir de vários critérios, e criação de circuitos básicos com o auxílio da ferramenta de síntese e simulação de HDLs, Quartus Prime, buscou compara-las. Então, foram estabelecidos critérios para a análise comparativa, sendo implementados diversos componentes lógicos em FPGA (Field Programmable Gate Array) e concluiu-se que projetos de complexidade muito baixa ambas se mostram igualmente qualificadas.

Downloads

I dati di download non sono ancora disponibili.

Biografie autore

Janailson Maciel de Queiroz, Universidade Federal Rural do Semi-Árido – UFERSA – Pau dos Ferros – RN - Brasil

Grupo de Desenvolvimento e Simulação - GDeS

Ernano Arrais Júnior, Universidade Federal Rural do Semi-Árido – UFERSA – Pau dos Ferros – RN - Brasi

Grupo de Desenvolvimento e Simulação - GDeS

Pubblicato

2017-05-18

Come citare

de Queiroz, J. M., & Arrais Júnior, E. (2017). Análise Comparativa Entre Linguagens de Descrição de Hardware: Verilog e VHDL. Anais Do Encontro De Computação Do Oeste Potiguar ECOP/UFERSA (ISSN 2526-7574), 1(1). Recuperato da https://periodicos.ufersa.edu.br/ecop/article/view/7081

Puoi leggere altri articoli dello stesso autore/i